愛在花開的季節 发表于 2022-8-9 14:44:01

Exams/review2015 fsmseq

这是一系列五个练习中的第二个组成部分,这些练习由几个较小的电路构建一个复杂的计数器。 请参阅 最终练习 。
构建一个有限状态机,在输入比特流中搜索序列 1101。 找到序列后,应将 start_shifting 为 1,直到重置。 陷入最终状态旨在模拟在尚未实现的更大 FSM 中进入其他状态。 我们将在接下来的几个练习中扩展这个 FSM。
https://img2022.cnblogs.com/blog/2320795/202206/2320795-20220624131758486-1796284071.png
 

 module top_module (
    input clk,
    input reset,      // Synchronous reset
    input data,
    output start_shifting);
    parameter IDLE=0,A=1,B=2,C=3,D=4,E=5,stop=6;
    reg state,nstate;
    always@(posedge clk)
        if(reset)
            state
页: [1]
查看完整版本: Exams/review2015 fsmseq