引脚
| 位宽类型
| 功能形貌
|
|
CLK
| 1Bit
| Input
| 体系时钟:SDRAM由体系时钟驱动,所有SDRAM输入信号都在时钟上升沿采样,同时CLK还递增内部突发计数器并控制输出寄存器。
|
CKE
| 1Bit
| Input
| 时钟使能:屏蔽体系时钟,冻结当前操纵,高电平有效,信号有效时,所有信号才华被精确送入SDRAM。
|
CS#(CS_N)
| 1Bit
| Input
| 片选信号:屏蔽和使能所有输入输出端口,CLK、CKE、DQM除外,低电平有效。为高电平时,屏蔽所有下令,但已经突发的读/写操纵不受影响。
|
CAS#(CAS_N)
| 1Bit
| Input
| 列选通讯号:低电平有效,为低电平时,A[8:0]输入的为列地点。
|
RAS#(RAS_N)
| 1Bit
| Input
| 行选题信号:低电平有效,为低电平时,A[12:0]输入的为行地点。
|
WE#(WE_N)
| 1Bit
| Input
| 写使能信号,低电平有效,为低电平时,使能写操纵和预充电。
{CS# 、CAS#、RAS#、WE#}构成SDRAM操纵下令。
|
DQM[1:0]
| 1Bit
| Input
| 数据掩码:DQML(H),低(高)字节掩码, 若信号为高电平,在下一个时钟周期的时钟上升沿,数据总线的低(高)字节为高阻态。
|
BA[1:0]
| 2Bit
| Input
| L-Bank地点 :选择差别的逻辑Bank进行相干数据操纵。
|
A[12:0]
| 13Bit
| Input
| 地点总线:差别下令下寄义差别,后文中会有详细介绍。
|
DQ[15:0]
| 16Bit
| Inout
| 数据总线:数据输入/输出复用。
|
注:表格中某些信号只介绍了后文设计实验中所涉及到的功能,更多功能介绍请查阅芯片对应数据手册。