论坛
潜水/灌水快乐,沉淀知识,认识更多同行。
ToB圈子
加入IT圈,遇到更多同好之人。
朋友圈
看朋友圈动态,了解ToB世界。
ToB门户
了解全球最新的ToB事件
博客
Blog
排行榜
Ranklist
文库
业界最专业的IT文库,上传资料也可以赚钱
下载
分享
Share
导读
Guide
相册
Album
记录
Doing
搜索
本版
文章
帖子
ToB圈子
用户
免费入驻
产品入驻
解决方案入驻
公司入驻
案例入驻
登录
·
注册
只需一步,快速开始
账号登录
立即注册
找回密码
用户名
Email
自动登录
找回密码
密码
登录
立即注册
首页
找靠谱产品
找解决方案
找靠谱公司
找案例
找对的人
专家智库
悬赏任务
圈子
SAAS
ToB企服应用市场:ToB评测及商务社交产业平台
»
论坛
›
软件与程序人生
›
DevOps与敏捷开发
›
Vivado_PLL IP核
Vivado_PLL IP核
反转基因福娃
金牌会员
|
2022-6-25 15:26:19
|
显示全部楼层
|
阅读模式
楼主
主题
829
|
帖子
829
|
积分
2487
本文介绍Vivado中PLL IP核的使用方法。
PLL
首先在IP Catalog中搜索clock 并找到Clocking Wizard,双击后打开。
进入Clocking Wizard配置界面。
其中可选选项及含义为:
Frequency Synthesis
:频率合成,允许输出时钟具有与输入时钟不同的频率。此项必须勾选,否则无法正常使用其分频倍频的功能。
Phase Alignment
:相位对齐,允许将输出时钟锁相到输入时钟。默认勾选。
Dynamic Reconfig
:动态重配置,允许在生成配置后更改配置。勾选后,默认生成AXI4-Lite接口。
Safe Clock Startup
:安全启动,在locked采样为高电平8个输入时钟后,勾选后会使用BUFGCE在输出端启用稳定且有效的时钟。
Minimize Power
:最小化功率,允许允许最小化该单元所需的功率,但会牺牲频率、相位偏移或占空比精度。
Jitter Optimiazation:
Balanced
:软件自动为抖动优化选择正确的带宽。
Minimize Output Jitter
:最小化输出抖动,最大限度地2减少输出时钟的抖动,但代价是功耗和可能的输出时钟相位误差。
Maximize Input Jitter
:最大化输入抖动,允许输入时钟上更大的输入抖动,但会对输出时钟上的抖动产生负面影响。
在 Input Clock Information 选项框处设置输入时钟引脚名称,输入时钟频率。
输出时钟配置:
如设置:
其输入时钟频率为50MHz,输出时钟频率为25MHz,相位25度,占空比75%。
其他引脚设置:
勾选reset,locked,Active High后,输入输出信号如下。
locked引脚会在输出时钟稳定后被来高。
Reset Type中勾选Active High设置reset引脚为高电平有效。按照一般设计,reset通常为低电平有效,则需勾选Active Low。
免责声明:如果侵犯了您的权益,请联系站长,我们会及时删除侵权内容,谢谢合作!
本帖子中包含更多资源
您需要
登录
才可以下载或查看,没有账号?
立即注册
x
回复
使用道具
举报
0 个回复
正序浏览
返回列表
快速回复
高级模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登录后才可以回帖
登录
or
立即注册
本版积分规则
发表回复
回帖并转播
发新帖
回复
反转基因福娃
金牌会员
这个人很懒什么都没写!
楼主热帖
设计模式---组合模式
Spark快速上手(4)Spark核心编程-Spark ...
如何将鸿蒙(harmonyOS)系统退回安卓 ...
写了这么久Java项目,是否还记得你的第 ...
拿到12家offer,想给大家分享一下面试 ...
年度重磅!《2022华为开发者宝典》多元 ...
【Unity3D】Transform组件
软件工程经济学第一章
【渗透攻击】PowerShell与Shell 有什么 ...
需求太多处理不过来?MoSCoW模型帮你 ...
标签云
挺好的
服务器
快速回复
返回顶部
返回列表