AD收罗芯片
| 板载一片AD9253(或AD9653)芯片,实现四通道AD收罗采样频率为125MSPS(可选100Msps或80Msps),分辨率14bit(当利用AD9653时是16bit)。
|
FPGA
| XC7A50TFGG484,可升级为75T或100T,适用于做滤波、抽取采样等。
|
内存
| 板载2颗 DDR3 内存,每个颗粒为4Gbit,32位总线。
|
技术指标:
| SFDR:75.1dBFS at 9.7MHz Fin(125MSPS) SNR = 75.2dBFS at 30.5 MHz fIN (125 MSPS)
SNR = 74.2dBFS at 70. MHz fIN (125 MSPS)SFDR = 90 dBc (to Nyquist) DNL = ±0.75 LSB (typical); INL = ±2.0 LSB (typical) Ni
|
输入信号
| 输 可以同时收罗四通道模拟信号,输入信号频率不高于2GHZ。输入阻抗匹配50欧姆,采用SMA讨论。
|
采样频率
| 最高采样率125MSPS,最低采样率为10MSPS(选用AD9653时最低为20Msps),可以采用内部采样时钟和外部输入采样时钟。
|
可调采样频率
| 采样时钟可以按需调整,从10.00MHz至125.00MHz,调整步进可为KHz。
|
输入信号强度
| 标准设置电压值不高于3.3V,可根据用户必要调整。
|
外部触发
| 5V输入,光耦隔离,TTL电平,接入FPGA。
|
总线接口
| PCI-E 2.0 ×4
|
GPIO接口
| 提供3对差分接口,3.3V,四对单端接口,3.3V,TLLVTT电平
|
晶振
| 板载温补晶振。
|
尺寸
| 标准PCI-E
|